Ecole Doctorale

SCIENCES POUR L'INGENIEUR : Mécanique, Physique, Micro et Nanoélectronique

Spécialité

« Sciences pour l'ingénieur » : spécialité « Micro et Nanoélectronique »

Etablissement

Aix-Marseille Université

Mots Clés

STT-MRAM,hybridation,cryptographie légère,sécurité matérielle,capteur DDHP,

Keywords

STT-MRAM,hybridization,lightweight cryptography,hardware security,DDHP sensor,

Titre de thèse

Hybridation CMOS/STT-MRAM des circuits intégrés pour la sécurité matérielle de l'Internet des Objets
CMOS/STT-MRAM integrated circuits hybridization for the hardware security of the Internet of Things

Date

Lundi 9 Décembre 2019 à 13:30

Adresse

Campus Georges Charpak Provence 880 Route de Mimet, 13541 Gardanne HS02

Jury

Directeur de these M. Jean-Michel PORTAL Aix Marseille Université / IM2NP
Examinateur M. Bruno ROUZEYRE Université de Montpellier / LIRM
Rapporteur M. Jacques-Olivier KLEIN Université Paris Saclay / C2N
Rapporteur Mme Lorena ANGHEL Université Grenoble Alpes / TIMA
Examinateur M. Jean-Luc DANGER Telecom ParisTech
Examinateur M. Gregory DI PENDINA CNRS-Spintec
Examinateur M. Romain WACQUEZ CEA Tech
Examinateur M. Jérémy POSTEL-PELLERIN Université d'Aix-Marseille / IM2NP

Résumé de la thèse

Cette dernière décennie a été le théâtre du développement rapide de l'Internet des Objets. Celui-ci a renforcé les besoins et contraintes des circuits intégrés : une consommation faible et une surface silicium maîtrisée. Toutefois, cet engouement récent pour les objets connectés pousse souvent les fabricants à précipiter la mise sur le marché de leurs produits, parfois au détriment de la sécurité. Dans le cadre des travaux entrepris lors de cette thèse, nous nous sommes principalement intéressés aux atouts et inconvénients que peut apporter l’hybridation de la technologie CMOS avec la technologie mémoire non-volatile émergente STT-MRAM. Ces architectures innovantes doivent permettre le développement d’applications faible consommation visant la sécurité des objets connectés. Pour cela, la conception d’un algorithme de cryptographie légère hybride CMOS/STT-MRAM basé sur le chiffrement PRESENT a été réalisée. C’est pourquoi la première étude menée a consisté à étudier la robustesse de jonctions mémoires STT-MRAMs unitaires face aux attaques physiques de type perturbation, avant leur intégration dans le chiffrement. Pour ce faire, des injections de fautes Laser ont été effectuées afin d’évaluer l’intégrité des données qui y sont stockées. Suite aux observations des expérimentations réalisées sur ces mémoires de type STT-MRAM perpendiculaires, un nouveau capteur d’attaques physiques basé sur cette technologie mémoire a été proposé, le DDHP. Ce détecteur permet la détection simultanée d’attaques photoélectriques et d’attaques thermiques qui peuvent viser les circuits intégrés.

Thesis resume

In the last decade, the Internet of Things deployment highlighted new needs and constraints in terms of consumption and area for integrated circuits. However, the recent craze for connected objects and due to the extremely pressing time-to-market demand, the manufacturers commercialize their products, sometimes at the expense of their security. The main focus of the work undertook during this thesis consists in the hybridization of the CMOS technology with the emerging non-volatile memory technology STT-MRAM. This study aims to determine the assets and drawbacks of this hybridization. These innovating architectures must allow the development of low power applications and support the growth of secured connected objects. Thus, the design of a hybrid CMOS/STT-MRAM lightweight cryptographic algorithm based on the PRESENT cipher is realised. This is how the first study carried out consisted in investigating the robustness of STT-MRAM junctions facing physical attacks, before their integration in the cryptographic algorithm. To do this, laser fault injections were performed in order to evaluate the integrity of the sensitive data stored in the cells. Following the observations carried out on these experiments on perpendicular STT-MRAM memories, a new physical attack detector based on this memory technology is proposed, designated by DDHP. This sensor allows simultaneous detection of photoelectrical and thermal attacks that can target integrated circuits.