Ecole Doctorale

SCIENCES POUR L'INGENIEUR : Mécanique, Physique, Micro et Nanoélectronique

Spécialité

Sciences pour l'ingénieur : spécialité Micro et Nanoélectronique

Etablissement

Aix-Marseille Université

Mots Clés

mémoires,non-volatiles,émergentes,embarquées,PCM,OTS

Keywords

memories,non-volatiles,emerging,embedded,PCM,OTS

Titre de thèse

Etude de mémoires non-volatiles émergentes et applications aux mémoires non volatiles embarquées
Study of emerging non-volatile memories and application to embedded non-volatiles memories

Date

Lundi 5 Décembre 2022 à 14:00

Adresse

17 Av. des Martyrs, 38000 Grenoble MINATEC

Jury

Directeur de these M. Jean-Michel PORTAL Aix Marseille Université
Rapporteur M. Damien DELERUYELLE INSA Lyon
Rapporteur M. Pascal MASSON Université Cote d'Azur
Examinateur M. Gilles MICOLAU Université d'Avignon
Co-encadrant de these M. Bastien GIRAUD CEA
Co-encadrant de these M. Philippe BOIVIN STMicroelectronics
CoDirecteur de these M. Vincenzo DELLA MARCA Aix Marseille Université
Président Mme Agnes ROUSSY IMT - MINES Saint-Étienne

Résumé de la thèse

La mémoire à changement de phase (PCM) s’inscrit dans la stratégie de développement de mémoires non-volatiles embarquées sur les nœuds technologiques avancés (sub 28nm). En effet, la mémoire Flash-NOR devient de plus en plus onéreuse à intégrer dans les technologies avec des diélectriques à forte permittivité et des grilles métalliques. Cette thèse a donc pour objectif principal de réaliser des véhicules de tests afin d’étudier un point mémoire novateur PCM + OTS et de proposer des solutions afin de combler ses lacunes et ses limites suivant les applications envisagées. L’étude a pour support deux technologies différentes le HCMOS9A et le P28FDSOI. La première sert de support pour le développement d’un véhicule de validation technologique du point mémoire OTS+PCM. La deuxième est, quant à elle, utilisée pour démontrer la surface obtenu avec un dimensionnement agressif du point mémoire. Enfin, un circuit de lecture optimisé pour ce point mémoire a été réalisé permettant la compensation des courants de fuites ainsi que la régulation des tensions de polarisations de la matrice au cours de la lecture. Mots clés : Mémoire à changement de phase (PCM), Ovonic Threshold Selector (OTS), matrice mémoire, circuits périphériques, circuits de lecture

Thesis resume

Phase change memory (PCM) is part of the strategy to develop non-volatiles memories embedded in advanced technology nodes (sub 28nm). Indeed, Flash-NOR memory is becoming more and more expensive to integrate in technologies with high permittivity dielectrics and metallic gates. The main objective of this thesis is therefore to realize tests vehicles in order to study an innovative PCM + OTS memory point and to propose solutions to fill its gaps and limitations according to the envisaged applications. The study is based on two differents technologies : HCMOS9A and P28FDSOI. The first one is used as support for the development of a technological validation vehicle of the OTS+PCM memory point. The second one is used to demonstrate the surface obtained with an aggressive sizing of the memory point. Finally, an optimized readout circuit for this memory point has been realized allowing the compensation of leakages currents as well as the regulation of the bias voltages of the matrix during the reading. Keywords : Phase Change Memory (PCM), Ovonic Threshold Selector (OTS), Memory Array, Peripheral Circuits, Sense Amplifier